【博文连载】PCIe扫盲——物理层逻辑部分基础(二)
相关推荐
-
瑞芯微RK3568芯片简介
瑞芯微RK3568芯片是一款定位中高端的通用型SOC,采用22nm制程工艺,集成4核arm架构A55处理器和Mali G52 2EE图形处理器,支持4K解码和1080P编码.RK3568支持SATA/ ...
-
【博文连载】PCIe扫盲——物理层逻辑部分基础(三)
这一篇文章来继续聊一聊接收端物理层逻辑子层的实现细节.回顾一下之前的那张图片: 其中的一个Lane的具体逻辑如下图所示: 其中,Rx Clock Recovery从输入的串行数据流中提取出Rx Clo ...
-
【博文连载】PCIe扫盲——物理层逻辑部分基础(一)
首先,回顾一下,之前看了很多遍的PCIe的Layer结构图: PCIe中的物理层主要完成编解码(8b/10b for Gen1&Gen2,128b/130b for Gen3 and late ...
-
【博文连载】PCIe扫盲——物理层电气部分基础(一)
之所以把物理层电气部分的文章放在链路初始化与训练文章的后面,是因为这一部分涉及到一些相关的概念,如Beacon Signal.LTSSM等等. 前面已经多次提及,由于本次连载的文章主要是基于Gen2的 ...
-
【博文连载】PCIe扫盲——物理层电气部分基础(二)之De-emphasis
这一篇文章中,我们主要来聊一聊PCIe中的信号补偿技术(Signal Compensation)--De-emphasis.需要注意的是,Gen1&Gen2与Gen3的De-emphasis实 ...
-
【博文连载】奔跑吧,SOC(二)——片上互联总线
之前说明了软件控制硬件的原理,本质上就是控制寄存器.但是软件也只能控制一个寄存器,那如果要控制多个寄存器了,那又该怎么办呢?这个时候,你就得了解片上总线互联技术了,为什么是片上了,因为这些都是在芯片里 ...
-
【博文连载】PCIe扫盲——PCI Express物理层接口(PIPE)
PCIe物理层接口(Physical Interface for PCI Express,PIPE)定义了物理层中的,媒介层(Media Access Layer,MAC)和物理编码子层(Physic ...
-
【博文连载】PCIe扫盲——链路初始化与训练基础(三)之LTSSM
这一篇文章来简单地介绍一下链路训练状态机(Link Training and Status State Machine,LTSSM),并简要地介绍各个状态的作用和实现机制. LTSSM有11个状态(其 ...
-
【博文连载】PCIe扫盲——Flow Control基础(二)
在任何事务层包(TLP)发送之前,PCIe总线必须要先完成Flow Control初始化.当物理层完成链路初始化后,便会将LinkUp信号变为有效,告知数据链路层可以开始Flow Control初始化 ...
-
【博文连载】PCIe扫盲——Flow Control基础(一)
Flow Control Flow Control即流量控制,这一概念起源于网络通信中.PCIe总线采用Flow Control的目的是,保证发送端的PCIe设备永远不会发送接收端的PCIe设备不能接 ...
