【精品博文】Kinetis内部ADC输入管脚加三端电容极大提升AD采样EMC性能
相关推荐
-
12B 125M HS-SAR ADC in 28nm 的测试结果分享及网友讨论
前段时间忙活的一款28nmHK(国内foundry~)工艺的12bit 125MSPS SAR ADC片子到手了,测试结果看上去和预期设计目标基本吻合,性能结果和paper里那些SAR ADC没办法 ...
-
【精品博文】解读x86、ARM和MIPS三种主流芯片架构
指令集可分为复杂指令集(CISC)和精简指令集(RISC)两部分,代表架构分别是x86.ARM和MIPS. ARMRISC是为了提高处理器运行速度而设计的芯片体系,它的关键技术在于流水线操作即在一个时 ...
-
【精品博文】失控----FPGA去中心化设计 <三>
看了莫老师的回复,有必要写一篇来介绍NoC的network实现的方式,也就是第一篇中的箭头连线代表的是什么,虽然很复杂,很难讲清楚. 现在先抛开SOC EOC NOC,这些词,可能我对这些专业词汇的 ...
-
【精品博文】Xilinx-7Series-FPGA高速收发器使用学习—TX发送端介绍
赢一个双肩背包 有多难? 戳一下试试看! →_→ 长摁识别 每一个收发器拥有一个独立的发送端,发送端有PMA(Physical Media Attachment,物理媒介适配层)和PCS(Physic ...
-
【精品博文】优化Kinetis SDRAM性能之Cache篇
总结:K66 带有SDRAM Controller,但是速度使用起来实在慢的揪心,本文从实用角度找到如何使用cache的方案提高SDRAM的访问速度: 最近公司将原来运行在PowerPC上的项目进行了 ...
-
【精品博文】Kinetis SLCD
LCD的驱动不像LED那样,加上电压(LED实际上是电流驱动)就可以长期显示的. LCD驱动必须使用交流电压驱动才能保持稳定的显示,如果在LCD上加上稳定的直流电压, 不但不能正常显示,时间久了还会损 ...
-
【精品博文】mc4win 分享:Kinetis妙用eDMA之UART
平台:IAR Kinetis_K60 简述 UART是一个慢速设备,但有时候却会传输大量数据,但如果传输数据时候均采用字符中断的方式,会造成CPU极大的浪费,这里以115200bps速率进行一项计算: ...
-
【精品博文】FPGA内部基本结构
赢一个双肩背包 有多难? 戳一下试试看! →_→ 长摁识别 [主题]:FPGA内部基本结构 [作者]:LinCoding [时间]:2016.12.13 [声明]:转载.引用,请注明出处 总结自< ...
-
【精品博文】FPGA内部双口块RAM 读写实现
一个双肩背包 有多难? 戳一下试试看! →_→ 长摁识别 FPGA 内部块RAM 的读时序如下图: 可知,块RAM的读延时为两个时钟周期. FPGA 内部块RAM 的写时序如下图: 可知,块RAM 的 ...
-
【精品博文】FPGA的计算器设计——逐位输入与输出控制模块
之前写了两篇关于计算器的模块,一个是键盘扫描,一个是数码管消零,今天我总结一下第三个模块,也就是标题写的逐位输入与输出控制模块.我们平时使用过计算器都应该了解,我们每按一个键,显示屏上就多一个数,并且 ...