【精品博文】FPGA器件预布线,以及ddr3调试问题汇总与总结
相关推荐
-
FPGA设计之时序约束
约束流程 说到FPGA时序约束的流程,不同的公司可能有些不一样.反正条条大路通罗马,找到一种适合自己的就行了.从系统上来看,同步时序约束可以分为系统同步与源同步两大类.简单点来说,系统同步是指FPGA ...
-
FPGA必出笔试题
FPGA必出笔试题
-
系统设计精选 | 基于FPGA的CAN总线控制器的设计(附代码)
导读 CAN 总线(Controller Area Network)是控制器局域网的简称,是 20 世纪 80 年代初德国 BOSCH 公司为解决现代汽车中众多的控制与测试仪器之间的数据交换而开发的一 ...
-
【精品博文】FPGA定点小数计算(Verilog版)第七篇——平方根倒数运算(使用John Carmack方法)
有一段时间没有写博客了,突然想起前一段时间挖的坑,所以决定今天来填一下--其实,这一篇原本打算写的是采用牛顿迭代法的平方根运算的博文,现在改为平方根倒数运算,很显然就是之前的尝试失败了-- 为什么说是 ...
-
【精品博文】FPGA定点小数计算(Verilog版)第五篇——浮点小数转换为定点小数
用FPGA实现定点运算,相对于浮点运算来说,开销要小很多(时间上和空间上的).但是在某些特定的场合,如多机协同处理等,要求FPGA的输入数据(或者是输出数据)为浮点形式的数据,这是就需要我们来做一个浮 ...
-
【精品博文】FPGA定点小数计算(Verilog版)第四篇——定点小数转换为浮点小数
用FPGA实现定点运算,相对于浮点运算来说,开销要小很多(时间上和空间上的).但是在某些特定的场合,如多机协同处理等,要求FPGA的输入数据(或者是输出数据)为浮点形式的数据,这是就需要我们来做一个浮 ...
-
【精品博文】FPGA定点小数计算(Verilog版)第三篇——除法运算
定点小数除法运算,相比加法和乘法来说要复杂很多了,但是算法的基本思想还是很简单的.和整数除法类似,算法的核心思想就是,将除法运算转换为移位和减法运算.从具体实现的角度来看,一般有两种方式: 一种是除数 ...
-
【精品博文】FPGA定点小数计算(Verilog版)第二篇——乘法运算
发布一下这两天的成果,用Verilog实现的FPGA定点小数计算,一共有N篇,包括加法.乘法.除法.平方根.平方等--目前加法.乘法已完成调试,除法.平方根和平方等尚未完成--时间仓促,此次博文直接贴 ...
-
【精品博文】勇敢的芯伴你玩转Altera FPGA连载14:FPGA下载配置电路
上世纪八十年代,联合测试行为组织(Joint Test ActI/On Group,简称JTAG)制定了主要用于PCB和IC的边界扫描测试标准.该标准于1990 年被IEEE 批准为IEEE1149. ...
-
【精品博文】勇敢的芯伴你玩转Altera FPGA连载13:实验平台复位电路解析
FPGA的时钟输入都有专用引脚,通过这些专用引脚输入的时钟信号,在FPGA内部可以很容易的连接到全局时钟网络上.所谓的全局时钟网络,是FPGA内部专门用于走一些有高扇出.低时延要求的信号,这样的资源相 ...
-
【精品博文】勇敢的芯伴你玩转Altera FPGA连载10:电源电路
与任何电子元器件一样,FPGA器件需要有电源电压的供应才能工作.尤其对于规模较大的器件,其功耗也相对较高,其供电系统的好坏将直接影响到整个开发系统的稳定性.所以,设计出高效率.高性能的FPGA供电系统 ...
-
【精品博文】勇敢的芯伴你玩转Altera FPGA连载8:FPGA开发流程
如图1.9所示.这个流程图是一个相对比较高等级的FPGA开发流程,从项目的提上议程开始,设计者需要进行FPGA功能的需求分析,然后进行模块的划分,比较复杂和庞大的设计,则会通过模块划分把工作交给一个团 ...