104条 PCB 布局布线技巧问答,助你画板无忧!
凡亿PCB
265篇原创内容
公众号

▲点击上方公众号名片关注了解更多▲


信号线的阻抗匹配; 与其他信号线的空间隔离; 对于数字高频信号,差分线效果会更好。
对于模拟信号,这提供了一个完整的传输介质和阻抗匹配; 地平面把模拟信号和其他数字信号进行隔离; 地回路足够小,因为你打了很多过孔,地又是一个大平面。
首先你的稳压电源芯片是否是比较干净,纹波小的电源.对模拟部分的供电,对电源的要求比较高; 模拟部分和你的MCU是否是一个电源,在高电路的设计中,建议把模拟部分和数字部分的电源分开; 对数字部分的供电需要考虑到尽量减小对模拟电路部分的影响。
如果蛇形走线在计算机板中出现,其主要起到一个滤波电感和阻抗匹配的作用,提高电路的抗干扰能力。计算机主机板中的蛇形走线,主要用在一些时钟信号中,如PCI-Clk,AGPCIK,IDE,DIMM等信号线。 若在一般普通PCB板中,除了具有滤波电感的作用外,还可作为收音机天线的电感线圈等等。如2.4G的对讲机中就用作电感。 对一些信号布线长度要求必须严格等长,高速数字PCB板的等线长是为了使各信号的延迟差保持在一个范围内,保证系统在同一周期内读取的数据的有效性(延迟差超过一个时钟周期时会错读下一周期的数据)。 如INTELHUB架构中的HUBLink,一共13根,使用233MHz的频率,要求必须严格等长,以消除时滞造成的隐患,绕线是惟一的解决办法。一般要求延迟差不超过1/4时钟周期,单位长度的线延迟差也是固定的,延迟跟线宽、线长、铜厚、板层结构有关,但线过长会增大分布电容和分布电感,使信号质量有所下降。 所以时钟IC引脚一般都接;' 端接,但蛇形走线并非起电感的作用。相反地,电感会使信号中的上升沿中的高次谐波相移,造成信号质量恶化,所以要求蛇形线间距少是线宽的两倍。 信号的上升时间越小,就越易受分布电容和分布电感的影响。 蛇形走线在某些特殊的电路中起到一个分布参数的LC滤波器的作用。

例如时钟产生器的位置尽量不要靠近对外的连接器,高速信号尽量走内层并注意特性阻抗匹配与参考层的连续以减少反射,器件所推的信号之斜率(slew rate)尽量小以减低高频成分,选择去耦合(decoupling/bypass)电容时注意其频率响应是否符合需求以降低电源层噪声。
电子元器件的发热; P c B本身的发热; 其它部分传来的热。
2)多层电路板中,多路开关(multiplexer)切换模拟量采样时,需要像AD转换芯片那样把模拟部分和数字部分分开吗?
几个ADC尽量放在一起,模拟地数字地在ADC下方单点连接; 取决于MUX与ADC的切换速度,一般ADC的速度会高于MUX,所以建议放在ADC下方。


减少辐射端; 加强被干扰的隔离、屏蔽和退偶;
减少开关电源的纹波输出; 足够的退偶滤波;
赞 (0)