【博文连载】PCIe扫盲——Lattice ECP3/ECP5 SerDes简介
相关推荐
-
USB3.1、ThunderBolt的速度是个什么鬼?
上世纪七八十年代就出来了各种数据传输的协议: 比如T1/E1载波系统(2.048Mbps).X.25中继系统.ISDN(综合业务数字网)等,那时的速度还比较慢的,到了九十年代,SDH(Synchron ...
-
pcle是什么意思?pcle固态和ssd区别全面分析
PCIe交由PCI-SIG(PCI特殊兴趣组织)认证发布后才改名为"PCI-Express",简称"PCI-e".它的主要优势就是数据传输速率高,而且还有相当大 ...
-
智微科技USB转PCIe晶片取得USB协会认证
■图片所示为目前USB3.0转PCIe的接口体现 大家知道目前屏蔽条件下的usb3.1带宽只有10Gbps,实际有效更是只有7.2Gbps:那我们的PCI-E3.0X16的带宽是多少那,是128Gbp ...
-
【博文连载】PCIe扫盲——关于PCIe参考时钟的讨论
本文来聊一聊PCIe系统中的参考时钟,主要参考资料为PCIe Base Spec和CEM Spec.在1.0a和1.1版本的PCIe Base Spec中并没有详细的关于参考时钟的描述,而是在与之对应 ...
-
【博文连载】PCIe扫盲——PCIe总线性能评估(有效数据速率估算)
前面的文章提到过PCIe总线(Gen1&Gen2)采用了8b/10b编码,因此其有效数据速率为物理线路上的速率的80%.即Gen1的有效速率为2.0Gbps=2.5Gbps*80%,而Gen2 ...
-
【博文连载】PCIe扫盲——基于WinDriver快速开发PCIe驱动简明教程
※操作系统:Win7 SP1 64bit ※驱动开发工具:WinDriver12.1 ※应用程序开发工具:MSVS2012 ※PCIe测试板卡:Lattice ECP5 Versa Board ※FP ...
-
【博文连载】ECP5/ECP5-5G SerDes硬件设计注意事项(二)
ECP5/ECP5-5G SerDes支持100~1300mV可以配置的输出差分摆幅,在特定情况下,更高的输出差分摆幅往往可以提高SerDes信号的抗干扰能力.但是这并不意味着,提高输出差分摆幅一定是 ...
-
【博文连载】PCIe扫盲——PCIe演进方向?CCIX简介
摩尔定律逐渐降速,业界需要一同寻找提升计算性能.同时保持低功耗的方法.CCIX联盟的成立旨在实现一种新型互联,专注于新兴的加速应用,如机器学习.网络处理.存储卸载.内存数据库和4G/5G 无线技术.这 ...
-
【博文连载】PCIe扫盲——PCIe配置空间寄存器快速定位表
注:这个表格是基于PCIe Spec V2.0的,也就是Gen2的Spec正式版.其中有很多空白的地方,只是在Gen2中没有明确定义,但是在Gen3/Gen4可能会被用到的.具体以Spec为准, Co ...
-
【博文连载】PCIe扫盲——弹性缓存(Elastic Buffer,or CTC Buffer)
前面在介绍PCIe物理层逻辑子层的文章中,有提到过弹性缓存(Elastic Buffer,又称为CTC Buffer或者Synchronization Buffer).其本质上是一种FIFO,主要用于 ...
-
【博文连载】PCIe扫盲——PCI Express物理层接口(PIPE)
PCIe物理层接口(Physical Interface for PCI Express,PIPE)定义了物理层中的,媒介层(Media Access Layer,MAC)和物理编码子层(Physic ...
-
【博文连载】PCIe扫盲——热插拔简要介绍
某些特殊的应用场合可能要求PCIe设备能够以高可靠性持续不间断运行,为此,PCIe总线采用热插拔(Hot Plug)和热切换(Hot Swap)技术,来实现不关闭系统电源的情况下更换PCIe卡设备. ...
