Altera Quartus II提供了强大的Signal Tap II在线逻辑分析仪,通过JTAG即可方便的捕获硬件的时序信号,因此Bingo这里将简单的采用SignalTap II进行CMOS视频时序的介绍,详细的给出了以下几个方面的采集分析:(1)VSYNC = L Valid时视频流数据在OV7725默认状态,即未经过初始化时,输出的VSYNC信号为低电平有效。或者在I2C_OV7725_RGB565_Config中设置0x15寄存器的值为默认值0x00,得到如下波形:
这个波形是OV7725输出的默认电平下的视频信号时序。从波形中可知,在数据无效时OV7725输出0;而在数据有效时,HREF与DATA同时有效,此时场信号VSYNC默认为低电平有效。(2)VSYNC = H Valid时视频流数据由于Micron、VGA等都在VSYNC为高电平时数据有效,并且这也更符合逻辑,同时可以和VGA时序匹配,因此在I2C_OV7725_RGB565_Config中设置0x15寄存器的值为默认值0x02,即翻转VSYNC,得到如下波形: